
特性
_两个增强型SHARC+®高性能浮点
_内核
_每个SHARC+®内核高达500MHz
_每个内核最多有3Mb (384kB) L1 SRAM存储器,支持奇偶校验,
_可配置为缓存(可选功能)
_支持32位、40位和64位浮点
_32位定点
_字节、短字、字、长字寻址
_ARM Cortex-A5内核
_500MHz/800DMIPS,支持NEON/VFPv4-D16/Jazelle
_支持奇偶校验的32kB L1指令缓存/支持奇偶校验的32kB L1数据缓存
_支持奇偶校验的256kB L2缓存
_强大的DMA系统
_片上存储器保护
_集成安全性能
_17mm × 17mm 400焊球CSP_BGA和176引脚LQFP_EP封装,符合RoHS指令
_在汽车应用温度范围内的系统功耗低
_加密硬件加速器
_快速安全引导,支持IP保护
_支持ARM TrustZone加速器
_存储器
_最多1MB的大容量片上L2 SRAM,具有ECC保护功能
_一个针对低系统功耗而优化的L3接口,
_提供与DDR3(支持1.5V DDR3L器件)、
_DDR2或LPDDR1 SDRAM器件相连的16位接口